59 / 2015-10-29 13:07:12
10 Gigabit Ethernet TCP frame data registration algorithm based on FPGA
3632,8118,8147,8148
全文录用
夏杨 / Beijing Institute of Technology
越洋 陈 / Beijing Institute of Technology
Using FPGA to achieve full hardware protocol stack in 10 Gigabit Ethernet(10GigE) has the following advantages, such as low cost, wide range of application, high efficiency, etc. Compared with gigabit Ethernet, 10GigE adopts wider data width, which makes hardware face the difficulty of data registration for handling intra-frame data. This paper designed “FIFO form circular-queue handling TCP frame data registration algorithm”, solved the problem of data registration when FPGA device receives, stores and sends TCP frame data and adopted FPGA to build practical system to realize TCP through hard core coding. At the same time, this algorithm can also be used for the data registration of other protocol in 10GigE environments.
重要日期
  • 会议日期

    05月21日

    2016

    05月22日

    2016

  • 10月30日 2015

    提前注册日期

  • 03月21日 2016

    初稿截稿日期

  • 04月01日 2016

    初稿录用通知日期

  • 04月10日 2016

    终稿截稿日期

  • 05月22日 2016

    注册截止日期

主办单位
亚利桑那州立大学
查尔斯特大学
重庆环球联合科学技术研究院
韦洛尔理工大学
阿尔托大学
联系方式
移动端
在手机上打开
小程序
打开微信小程序
客服
扫码或点此咨询