FPGA-based Multi-Interface Video Capture System for Hi3559
编号:43 访问权限:仅限参会人 更新:2024-09-19 14:59:06 浏览:309次 拓展类型1

报告开始:暂无开始时间(Asia/Bangkok)

报告时间:暂无持续时间

所在会场:[暂无会议] [暂无会议段]

暂无文件

摘要
To overcome the constraints imposed by the Hi3559 processor's limited general video interfaces and poor device compatibility, a multi-interface video capture system based on field-programmable gate arrays (FPGA) is developed. By employing asynchronous double data rate (DDR) access techniques, a decoding selection module is designed to facilitate the transformation of the four video input formats. This video capture system can accept inputs in the PAL, HDMI, Cameralink, and SDI formats. It employs an FPGA to decode these inputs and encodes them into the LVDS format for output, allowing seamless data exchange with the Hi3559 processor through the Mobile Industry Processor Interface (MIPI). The experimental results reveal that our system can precisely transcode 720p@30Hz PAL video and 1080p@60Hz Cameralink, HDMI, and SDI videos to the LVDS format which is adapted to the Hi3559 series. Video format conversion using our system is robust, ensuring smooth and uninterrupted video streaming without flickering or frame loss.
关键词
Multi-interface,FPGA,Video format transcoding,DDR
报告人
Han Xiao
南京德赛西威汽车电子有限公司

稿件作者
Han Xiao 南京德赛西威汽车电子有限公司
Zheng Huijie 河海大学信息科学与工程学院
Min Chaobo 河海大学信息科学与工程学院
发表评论
验证码 看不清楚,更换一张
全部评论
重要日期
  • 会议日期

    10月24日

    2024

    10月27日

    2024

  • 10月14日 2024

    初稿截稿日期

  • 10月29日 2024

    注册截止日期

  • 10月31日 2024

    报告提交截止日期

主办单位
国际科学联合会
IEEE泰国分会
IEEE计算机学会泰国分会
历届会议
移动端
在手机上打开
小程序
打开微信小程序
客服
扫码或点此咨询